Equip reduït d’instruccions (RISC)

Autora: Laura McKinney
Data De La Creació: 7 Abril 2021
Data D’Actualització: 14 Ser Possible 2024
Anonim
Equip reduït d’instruccions (RISC) - Tecnologia
Equip reduït d’instruccions (RISC) - Tecnologia

Content

Definició: què significa l'ordinador reduït d'instruccions (RISC)?

Un equip reduït d’instruccions (RISC) és un equip que utilitza una unitat central de processament (CPU) que implementa el principi de disseny del processador d’instruccions simplificades. Fins a la data, RISC és la tecnologia d’arquitectura de CPU més eficient.


Aquesta arquitectura és una evolució i alternativa a la computació complexa d’instruccions (CISC). Amb RISC, el concepte bàsic és tenir instruccions senzilles que facin menys, però que s’executin molt ràpidament per proporcionar un millor rendiment.

Una introducció a Microsoft Azure i al Microsoft Cloud | Durant aquesta guia, podreu conèixer què és la informàtica en núvol i com Microsoft Azure us pot ajudar a migrar i executar el vostre negoci des del núvol.

Techopedia explica un equip reduït d’instruccions (RISC)

La característica RISC més bàsica és un processador amb una lògica de nucli petita que permet als enginyers augmentar el conjunt de registres i augmentar el paral·lelisme intern mitjançant la següent opció:

  • Paral·lelisme de nivell de fil: augmenta el nombre de fils paral·lels executats per la CPU
  • Paral·lelisme de nivell d’instruccions: augmenta la velocitat de les CPU que executen instruccions

Les paraules "conjunt d'instruccions reduïdes" sovint són mal interpretades per referir-se a un nombre reduït d'instruccions. Tot i això, aquest no és el cas, ja que diversos processadors RISC, com el PowerPC, tenen nombroses instruccions. A l'extrem oposat de l'espectre, el DEC PDP-8, un CPU CISC, només té vuit instruccions bàsiques. La instrucció reduïda significa que la quantitat de treballs realitzats per cada instrucció es redueix en quant al nombre de cicles, com a màxim només un cicle de memòria de dades, en comparació amb les CPU CISC, en què calen desenes de cicles abans de completar la instrucció. Això resulta en un processament més ràpid.